17. Динамическая память. Принцип функционирования sdram, ddr sdram и rdram. Основные параметры.
В ОЗУ используется два типа запоминающих элементов: конденсатор и триггер. Конденсатор может быть в двух состояниях: заряженном и незаряженном. Записать информацию в один бит означает разрядить или зарядить конденсатор. Однако заряд из-за проводимости изоляции постепенно исчезает, и информация самопроизвольно теряется, поэтому ранее заряженные конденсаторы приходится через определенное время подзаряжать. Этот процесс называется регенерацией памяти и выполняется с цикличностью в несколько миллисекунд. Для регенерации ячейки достаточно обратиться к ней или выбрать ее строку, т.е. регенерация выполняется сразу по строкам. Из-за регенерации память на конденсаторах получила название динамической. В отличие от нее, память на триггерах называется статической. Для триггеров не требуется регенерации, к тому же они работают значительно быстрее, чем конденсаторы. Динамическая память более медленная, чем статическая.
SDRAM (Synchronous DRAM) – синхронная динамическая память. Она работает синхронно с шиной процессора. Это вид памяти, который имеет преимущества только при последовательной выборке данных из памяти. SDRAM выпускается сейчас только в 168-выводных 64-разрядных модулях DIMM (Dual In-line Memory Module) – двусторонний модуль памяти. Микросхемы SDRAM так же широко используются в качестве локальной памяти видеокарт.
DDR SDRAM – (Double Data Rate SDRAM) – SDRAM с удвоенной скоростью обмена данными – вид памяти. Пропускная способность DDR SDRAM в два раза выше обычной. Этот вид памяти иногда называют SDRAM II.
RDRAM (Rambus DRAM) – одна из разновидностей DRAM. Это возможный претендент на широкое распространение и принятие в качестве стандарта на память с высокой производительностью.
- 2. Блок питания стандарта atx. Критерии при выборе блока питания.
- 3. Источники бесперебойного питания. Структурные схемы.
- 4. Архитектура компьютера. Основные компоненты эвм – их роль и взаимодействие.
- 5. Электронные компоненты, применяемые в эвм. Триггер. Регистр, мультиплексор, коммутатор, счетчик, сумматор, компаратор.
- 6. Назначение bios. Основные разделы bios.
- 7. Основные разделы bios. Изменение конфигурации bios. Порядок перепрограммирования bios. Загрузка операционной системы.
- 8. Устройство ввода информации – мышь. Принципы функционирования.
- 9. Устройство ввода информации – клавиатура. Принципы функционирования.
- 10. Команды эвм. Машинные коды и команды ассемблера. Функциональные группы команд.
- 12. Особенности архитектуры cisc и risc микропроцессоров.
- 13. Стадии выполнения команды с точки зрения взаимодействия процессора и памяти.
- 14. Регистры процессора и их роль в организации вычислений.
- 15. Особенности реализации процессоров Intel.
- 16. Особенности реализации процессоров amd Athlon.
- 17. Динамическая память. Принцип функционирования sdram, ddr sdram и rdram. Основные параметры.
- 18. Понятие кэш-памяти. Принцип функционирования.
- 19. Различие в назначении кэш-памяти 1 и 2 уровня.
- 20. Виртуальная память. Принцип работы.
- 21. Основные особенности системной шины pci.
- 22. Программные и аппаратные прерывания.
- 23. Дисковые накопители. Принцип функционирования. Типы разметки поверхности магнитного диска. Параметры диска.
- 26. Принцип функционирования lcd мониторов. Параметры, важные при выборе конкретной модели.
- 27. Видеоадаптеры. Блок-схема. Принципы функционирования.
- 28. 2D и 3d графические ускорители. Какие эффекты реализуются на аппаратном уровне в 3d графическом процессоре.
- 29. Звуковые контроллеры. Блок-схема. Принципы функционирования.
- 30. Последовательный интерфейс стандарта rs232c. Управление регистрами.
- 31. Параллельный порт. Стандартные режимы работы. Управление регистрами порта.
- 32. Последовательная шина usb. Принципы функционирования.
- 33. Принципы функционирования струйных принтеров.
- 34. Принципы функционирования лазерных принтеров.
- 35. Блок-схема модема. Функционирование. Программные настройки модема.
- 36. Стандарты mpeg.
- 37. Многопроцессорные и многомашинные системы. Разные способы организации многопроцессорного комплекса.