Компьютеры с суперскалярной обработкой
Еще одной разновидностью однопотоковой архитектуры является суперскалярная обработка. Смысл этого термина заключается в том, что в аппаратуру процессора закладываются средства, позволяющие одновременно выполнять две или более скалярные операции, т.е. команды обработки пары чисел. Суперскалярная архитектура базируется на многофункциональном параллелизме и позволяет увеличить производительность компьютера пропорционально числу одновременно выполняемых операций. Способы реализации суперскалярной обработки могут быть разными.
Аппаратная реализация суперскалярной обработкиприменяется как в CISC, так и в RISC - процессорах и заключается в чисто аппаратном механизме выборки из буфера инструкций (или кэша инструкций) несвязанных команд и параллельном запуске их на исполнение. Этот метод хорош тем, что он «прозрачен» для программиста, составление программ для подобных процессоров не требует никаких специальных усилий, ответственность за параллельное выполнение операций возлагается в основном на аппаратные средства.
VLIW-архитектуры суперскалярной обработки.Второй способ реализации суперскалярной обработки заключается в кардинальной перестройке всего процесса трансляции и исполнения программ. Уже на этапе подготовки программы компилятор группирует несвязанные операции в пакеты, содержимое которых строго соответствует структуре процессора. Например, если процессор содержит функционально независимые устройства (сложения, умножения, сдвига и деления), то максимум, что компилятор может «уложить» в один пакет - это четыре разнотипные операции; (сложение, умножение, сдвиг и деление). Сформированные пакеты операций преобразуются компилятором в командные слова, которые по сравнению с обычными инструкциями выглядят очень большими. Отсюда и название этих суперкоманд и соответствующей им архитектуры - VLIW (Very Large Instruction Word - очень широкое командное слово). По идее, затраты на формирование суперкоманд должны окупаться скоростью их выполнения и простотой аппаратуры процессора, с которого снята вся «интеллектуальная» работа по поиску параллелизма несвязанных операций. Однако практическое внедрение VLIW-архитектуры затрудняется значительными проблемами эффективной компиляции.
Архитектуры класса SISD охватывают те уровни программного параллелизма, которые связаны с одиночным потоком данных. Они реализуются многофункциональной обработкой и конвейером команд.
Параллелизм циклов и итераций тесно связан с понятием множественности потоков данных и реализуется векторной обработкой. В таксономии компьютерных архитектур М. Флина выделена специальная группа однопроцессорных систем с параллельной обработкой потоков данных – SIMD.
- Введение
- Общие сведения Технико-эксплуатационные характеристики эвм
- История развития эвм
- Классификация эвм
- Классификация эвм по назначению
- Классификация эвм по функциональным возможностям иразмерам
- Функциональная и структурная организация эвм
- Связь между функциональной и структурной организацией эвм
- Обобщенная структура эвм и пути её развития
- Обрабатывающая подсистема
- Подсистема памяти
- Подсистема ввода-вывода
- Подсистема управления и обслуживания
- Архитектуры эвм
- Sisd-компьютеры
- Компьютеры с cisc архитектурой
- Компьютеры с risc архитектурой
- Компьютеры с суперскалярной обработкой
- Simd-компьютеры
- Матричная архитектура
- Векторно-конвейерная архитектура
- Ммх технология
- Misd компьютеры
- Mimd компьютеры
- Многопроцессорные вычислительные системы
- Многопроцессорные вычислительные системы с общей шиной.
- Многопроцессорные вычислительные системы с многовходовыми модулями оп.
- Многомашинные вычислительные системы (ммвс)
- Многомашинные комплексы
- Ммр архитектура
- Структура и форматы команд эвм
- Форматы команд эвм
- Способы адресации
- Классификация способов адресации по наличию адресной информации в команде
- Классификация способов адресации по кратности обращения в память
- Классификация по способу формирования исполнительных адресов ячеек памяти
- Относительная адресация
- Стековая адресация
- Теги и дескрипторы. Самоопределяемые данные
- Процессоры. Центральный процессор
- Логическая структура цп
- Структурная схема процессора
- Характеристики процессора
- Регистровые структуры центрального процессора
- Основные функциональные регистры
- Регистры процессора обработки чисел с плавающей точкой
- Системные регистры
- Регистры отладки и тестирования
- Назначение и Классификация цуу
- Устройства управления цп
- Цуу с жесткой логикой.
- Цуу с микропрограммной логикой
- Процедура выполнения команд
- Язык микроопераций
- Описание слов, регистров и шин
- Описание массива данных и памяти.
- Описание микроопераций
- Условные микрооператоры.
- Арифметико-логическое устройство
- Структура алу
- Сумматоры
- Классификация алу
- Методы повышения быстродействия алу
- Память эвм
- Организация внутренней памяти процессора.
- Оперативная память и методы управления оп
- Методы управления памятью без использования дискового пространства (без использования внешней памяти).
- Распределение памяти фиксированными разделами.
- Размещение памяти с перемещаемыми разделами.
- Организация виртуальной памяти.
- Страничное распределение.
- Сегментное распределение.
- Странично - сегментное распределение.
- Свопинг
- Методы повышения пропускной способности оп.
- Выборка широким словом.
- Расслоение сообщений.
- Методы организации кэш-памяти
- Типовая структура кэш-памяти
- Способы размещения данных в кэш-памяти.
- Прямое распределение.
- Полностью ассоциативное распределение.
- Частично ассоциативное распределение.
- Распределение секторов.
- Методы обновления строк в основной памяти
- Системы внешней памяти
- Общие принципы организации системы прерывания программ
- Характеристики системы прерываний
- Программно-управляемый приоритет прерывающих программ
- Организация перехода к прерывающей программе
- ПодСистема ввода/вывода Принципы организации подсистемы ввода/вывода
- Каналы ввода-вывода
- Интерфейсы ввода-вывода
- Классификация интерфейсов
- Типы и характеристики стандартных шин
- Вычислительные системы
- Общие положения
- Классификация вс
- Понятие открытой системы
- Кластерные структуры
- 12. Библиографический список
- Содержание
- 1. Общие сведения 5
- 2. Архитектуры эвм 22
- 3. Структура и форматы команд эвм 37
- 4. Типы данных 47
- 5. Процессоры. Центральный процессор 53
- 6. Язык микроопераций 72
- 7. Арифметико-логическое устройство 77
- 8. Память эвм 84
- 9. Общие принципы организации системы прерывания программ 118
- 10. ПодСистема ввода/вывода 125
- 11. Вычислительные системы 134
- 12. Библиографический список 140