1.5.1.1 Логические элементы и и и-не (Позитивная логика)
Схема логического элемента И, построенного на полупроводниковых диодах и резисторе, приведена на рис.10а).
Рис.10. Схема логического элемента И
По схеме логического элемента видно, что выходное напряжение Uf , будет иметь малую величину, равную напряжению на полупроводниковом диоде (примерно 0,5 В), если хотя бы одно напряжение на входах U1,...,Un будет равно нулю. Для двухвходового варианта логического элемента на рис.10б) приведена таблица истинности для физических уровней выходного напряжения этой схемы (L(ow) - низкий уровень напряжения, H(igh) - высокий уровень).
В, так называемой, позитивной логике низкому уровню напряжения соответствует логический 0 (лог.0), высокому уровню - логическая единица (лог.1). В этом случае описание логического элемента таблицей истинности соответствует описанию конъюнктора.
В, так называемой, негативной логике низкому уровню напряжения соответствует логическая 1 (лог.1), высокому уровню - логический нуль (лог.0). В этом случае описание логического элемента таблицей истинности соответствует описанию дизъюнктора.
Техническая простота и низкая стоимость диодно-резисторной схемы логического элемента И способствует её широкому применению на практике. Существенным недостатком этой схемы является невозможность последовательного включения этих элементов. Выходное напряжение лог.0 (для позитивной логики) при нулевых входных напряжениях не равно нулю, а равно падению напряжения на одном открытом полупроводниковом диоде. При подаче выходного напряжения на вход следующей логической схемы, низкое выходное напряжения второго логического элемента, которое должно соответствовать логическому нулю, будет равно сумме напряжений на открытых диодах. Таким образом, с увеличением количества последовательно включенных логических элементов, теряется различие между уровнями лог.0 и лог.1 и вся схема становится неработоспособной. Этот недостаток ликвидируется включением на выходе каждого диодно-резисторного логического элемента нормирующего усилителя, обычно с использованием транзисторов, включаемых по схеме с «общим эмиттером» или с «общим истоком» и работающих в ключевом режиме. Такие нормирующие усилители инвертируют свой входной сигнал, то есть являются логическими элементами НЕ.
Схема логического диодно-резисторного элемента И-НЕ (элемента Шеффера) приведена на рис.11. При последовательном (каскадном) соединении этих логических элементов входные и выходные напряжения логических элементов всегда имеют одинаковые уровни лог.0 и лог.1, что позволяет последовательно включать неограниченное количество логических элементов этого типа.
Рис.11. Схема логического элемента И-НЕ
- Глава 1 5
- Глава 2 40
- Глава 3 88
- Введение
- Глава 1 логические основы цифровых автоматов
- 1.1 Основные понятия алгебры логики
- 1.2 Базис и, или, не. Свойства элементарных функций алгебры логики
- 1.3 Способы описания булевых функций
- 1.3.1 Табличное описание булевых функций
- 1.3.2 Аналитическое описание булевых функций
- 1.3.3 Числовая форма представления булевых функций
- 1.3.4 Графическая форма представления булевых функций
- 1.3.5 Геометрическое представление булевых функций
- 1.4 Минимизация функций алгебры логики
- 1.4.1 Минимизация с помощью минимизирующих карт
- 1.4.2 Минимизация функций алгебры логики по методу Квайна
- 1.4.3 Минимизация функций алгебры логики
- 1.5 Элементная база для построения комбинационных схем
- 1.5.1 Логические элементы и, или, не
- 1.5.1.1 Логические элементы и и и-не (Позитивная логика)
- 1.5.1.2 Логические элементы или, или-не (Позитивная логика)
- 1.5.2 Примеры технической реализации булевых функций
- 1.5.2.1 Функция исключающее-или (Сложение по модулю 2)
- 1.5.2.2 Минимизированная функция алгебры логики ф.(27) (Дешифратор второго рода)
- 1.5.3 Программируемые логические матрицы (плм)
- 1.5.3.1 Примеры плм
- 1.5.3.2 Процедуры программирования плм
- Глава 2 синтез цифровых автоматов
- 2.1 Определение абстрактного цифрового автомата
- 2.2 Методы описания цифровых автоматов
- 2.3 Синхронные и асинхронные цифровые автоматы
- 2.4 Связь между математическими моделями цифровых автоматов Мили и Мура
- 2.5 Минимизация абстрактных цифровых автоматов
- 2.5.1 Минимизация абстрактного автомата Мили
- 2.5.2 Минимизация абстрактного автомата Мура
- 2.6 Структурный синтез автоматов
- 2.6.1 Элементарные автоматы памяти
- 2.6.2 Синхронизация в цифровых автоматах
- 2.7 Структурный синтез цифровых автоматов по таблицам
- 2.8 Структурный синтез цифрового автомата по графу
- Глава 3 микропрограммные автоматы
- 3.1 Декомпозиция устройств обработки цифровой информации
- 3.2 Управляющие автоматы
- 3.3 Принцип действия управляющего автомата с хранимой в памяти логикой и микропрограммное управление
- 3.3.1 Горизонтальное микропрограммирование
- 3.3.2 Вертикальное микропрограммирование
- 3.3.3 Смешанное микропрограммирование
- 3.3.3.1 Вертикально - горизонтальное микропрограммирование
- 3.3.3.2 Горизонтально - вертикальное микропрограммирование
- 3.4 Управляющие автоматы с «жёсткой логикой»
- 3.5 Граф - схемы микропрограммных автоматов
- 3.6 Синтез микропрограммных автоматов по граф - схеме алгоритма
- 3.6.1 Синтез микропрограммного автомата Мили
- 3.6.2 Синтез микропрограммного автомата Мура
- 3.6.3 Минимизация микропрограммных автоматов
- Заключение