4. Назначение выводов мп
рис. 3 Условное графическое обозначение К1810ВМ86
Назначение выводов БИС зависит от режима работы МП . Восемь выводов имеет двойное обозначение, причем обозначения в скобках соответствуют максимальному режиму. В табл. 2 приведено назначение выводов МП, являющихся общими для обоих режимов, в табл. 3 - назначение выводов, используемых только в минимальном режиме, а в табл. 4 - используемых только в максимальном режиме. Буквой z отмечены трехстабильные выходы, которые переводятся в третье (высокоомное) состояние при переходе МП в режим состояния захвата; в скобках приведены альтернативные обозначения выводов, встречающиеся в литературе.
Таблица 2
Обозначение | Назначение | Тип |
A/D10-A/D15 | Линии шины адреса/данных (ШАД) | выход (z)
|
А16/SА3 | Линии адреса/состояния. В течение такта Т1 содержат старшие биты адреса при обращении к памяти или ВУ, в течение Т2,ТЗ, и Т4 - информацию о состоянии МП | Выход (z)
|
A17/SА4 | ||
A18/SА5 | ||
A19/SА6 | ||
ВНЕ/SА7 | Разрешение старшего байта шины/состояние | Выход (z)
|
RD | Чтение, строб, указывающий на то, что МП выполняет цикл чтения | Выход (z)
|
RDY | Готовность, подтверждение того, что адресованное устройство готово к взаимодействию с МП при передаче данных | Вход
|
INT(INTR) | запрос прерывания, по которому МП переходит на подпрограмму обработки прерывания, если имеется разрешение
| вход
|
NMI | Немаскируемое прерывание, вызывает прерывание по фиксированному вектору (тип 2); не может быть запрещено внутренними средствами МП (программно) | вход
|
TEST | Входной сигнал, проверяемый командой WAIT, которая переводит МП в состояние ожидания, если TEST=1 | Вход
|
С(CLK,CLC) | Тактовые импульсы, обеспечивающие синхронизацию работы МП | Вход |
SR(RESET,CLR) | Сброс, заставляет МП немедленно прекратить выполняемые действия и затем возобновить выполнение программы сначала | Вход |
MM/MX | Минимальный/максимальный, обеспечивает соответствующий режим работы МП | Вход |
Таблица 3
Обозначение | Назначение | Тип |
INTA | Подтверждение прерывания, стробирует чтение вектора(типа) прерывания | Выход
|
ALE(STB) | Разрешение регистра-защелки адреса, стробирует появление адресной информации в такте Т1 на ШАД | Выход |
DEN(DE) | Разрешение данных, стробирует появление данных на шине адреса/данных | Выход (z)
|
DT/R (OP/IP) | Передача/прием данных, определяет направление пересылки данных по ШАД | Выход (z) |
M/IO | Обращение к ЗУ или ВУ в данном цикле шины | Выход (z) |
WR | Запись, строб, указывающий на то, что МП выполняет цикл записи | Выход (z) |
HLD | Запрос захвата, указывает на то, что некоторое устройство запрашивает шины МП | Вход |
HLDA | Подтверждение захвата, указывает на то, что МП перевел свои шины адреса/данных, адреса/состояния и управления в г-состояние | Выход |
Таблица 4
Обозначение | Назначение | Тип |
SА2,SА1,SАO (ST2-STO) | Линии состояния, характеризуют тип выполняемого цикла; необходимы для выработки управляющего сигнала | Выход (z) |
RQ/GTO RQ/GT1 RQ/E1 | Запрос/предоставление, используется для обмена сигналами между процессорами в многопроцессорной системе, для управления процедурой использования шин | Вход/выход
|
LOCK | Блокировка (занятость) шины информирует другие процессоры и устройства о том, что они не должны запрашивать шину | выход |
QS1,QSO | Состояние очереди, указывает состояние внутренней 6-бфйтовой очереди команд МП | Выход |
- Конспект лекций по курсу "Электронные вычислительные машины, системы и сети"
- Глава 1 структура вычислительной машины
- 1.1 Общее устройство
- 1.2 Корпус pc
- Slimline
- Desktop
- Корпус типа атх
- 1.3 Материнская плата
- Chipset
- Rom bios
- 1.4 Процессор
- Типы процессоров
- Сопроцессор
- Оперативная память
- Контроллеры
- 1.5 Устройства хранения данных
- Дисководы
- Винчестеры
- Глава 2 конфигурирование системы пэвм
- Install, installhigh
- Глава 3 устройства вывода данных
- Глава 4 назначение и функции операционной системы
- Глава 5 производительность компьютера. Способы ее измерения
- Глава 6 сети эвм и средства телекоммуникационного доступа
- Глава 7 устройства ввода данных
- Лекция 1. Эволюция микрокомпьютеров.
- 2.1. Введение
- 2.2. Структура памяти
- 2.3. Сегментация памяти
- 2.4. Структура ввода-вывода
- 2.5. Регистры
- 2.6. Операнды и режимы адресации операндов
- 2.7. Замечания о режимах адресации
- 4. Назначение выводов мп
- 3. Программная модель микропроцессора
- 9 Интерфейсы ввода-вывода
- 9.1 Интерфейсы последовательной связи
- 9.2 Параллельная связь
- 9.5. Контроллрры прямого доступа к памяти
- 9.6. Контроллеры накопителей на гибких дисках
- 9.7. Интерфейс максимального режима и 16-битной шины
- 10. Полупроводниковая память
- § 10.5 Касается разнообразных видов пзу.
- 10.1. Общая организация памяти
- 10.2. Статические зупв
- 10.3. Динамические зупв
- 10.4. Резервное питание для полупроводниковой памяти
- 10.5. Постоянные запоминающие устройства
- 2) Компьютерные сети
- 2.1. Общие понятия
- 2.2.1. Топологии
- 10Base-2 или тонкий Ethenet
- 10Base-5 или толстый Ethenet
- -Звезда
- 2.2.2. Компоненты сети -Концентратор и коммутатор
- 2.2.3. Проводная сеть в умном доме(LexCom Home)
- 2.3. Беспроводные сети
- 2.3.1. Radio-Ethernet
- 2.3.2. Gprs
- Чем привлекательна эта технология?
- Передача данных: gprs и gsm
- Что дает абоненту технология gprs?
- Принципы построения системы gprs
- Терминальное оборудование gprs
- Скорости передачи в системе gprs
- Перспективы развития услуг на базе gprs
- Перспективы пакетной передачи данных
- Gprs модемы для Ноутбуков, кпк и пк
- Gprs модемы существуют в нескольких исполнениях:
- Nokia d211
- 2.3.3. Bluetooth