Рекомендуется придерживаться следующего порядка работы:
Разработать интерфейс системы, соответствующий заданию, согласовав его с заказчиком (преподавателем).
Подготовить на языке VHDL функциональное описание проектируемой системы и тестовые примеры, содержащие разработанную систему как компонент.
Создать в системе QuestaSIM новый проект, включив в него проект, созданный в предыдущем пункте, и протестировать его.
Подготовить схему алгоритма и регистровую структуру системы по аналогии с рис. 6.2 и 6.3 в соответствии с индивидуальным заданием.
С помощью САПР HDL Designer создать VHDL файлописания автомата.
Разработать VHDL описание системы. При создании файла верхнего уровня иерархии обращайте внимание на соответствие деклараций прототипов их образу в файле compon.vhd.
При необходимости модернизируйте файлы из файла compon.vhd в соответствии с требованиями регистровой структуры системы.
Создать и тестировать систему в QuestaSIM, включив в него разработанные файлы и модернизированный тестовый файл из пункта 2.
Если имеются ошибки, то повторять предыдущие пункты до правильной работы.
Открыть новый проект в САПР Quartus II и загрузить в него полученные VHDL- файлы.
Компилировать проект, в редакторе временных диаграмм создать необходимые тестирующие последовательности.
Оценить аппаратные затраты и получаемые временные характеристики.
Модифицировать проект, заменяя заданный компонент соответствующим библиотечным элементом.
Повторить с модифицированным проектом пункты, начиная с 10 пункта.
Имплементировать проект в учебный стенд и убедиться в правильности функционирования проекта.
Содержание отчета по теме:
Схема алгоритма, регистровая структура, диаграмма состояний управляющего автомата, тексты программ с комментариями и временные диаграммы моделирования.
- 1.1. Структура программы на vhdl. Её основные компоненты
- Практикум по теме
- 1.3. Контрольные вопросы
- 2. Представление комбинационных схем
- 2.1. Параллельные и последовательные операторы
- Переменные и сигналы
- 2.3. Данные, выражения и их интерпретация в цифровом устройстве
- Типичные ошибки при представлении комбинационных схем на vhdl
- Практикум по теме
- 2.5. Контрольные вопросы
- 3. Структурное представление устройств
- 3.1. Структура и поведение
- 3.2. Описание структур на языке vhdl
- 3.3. Практикум по теме
- 3.4. Контрольные вопросы
- 4. Описание и синтез последовательностных схем
- 4.1. Триггеры и регистровые схемы
- 4.2. Практикум по теме
- 4.3. Контрольные вопросы:
- 5. Описание и синтез автоматов
- 5.1. Классические понятия цифровых автоматов
- 5.2. Инженерный подход к проектированию цифровых автоматов
- 5.3. Практикум по теме
- 5.4. Контрольные вопросы
- 6. Проектирование операционных устройств
- 6.1. Методы построения операционных устройств
- 6.2. Основные этапы проектирования цифровых устройств
- 6.3 Пример проектирования
- 6.4. Имплементация и отладка проектов
- 6.5. Практикум по теме
- Рекомендуется придерживаться следующего порядка работы:
- 6.4. Контрольные вопросы
- I. Описание системы моделирования
- 1. Краткое знакомство с системой меню
- Окно библиотеки проекта – содержит список доступных библиотек пользователя и файлов, включенных в проект
- Примерный порядок работы в системе QuestaSim V.6.5/6.6
- 4. Компиляция и синтаксическая отладка
- 5. Моделирование
- II. Описание системы имплементации проектов в плис
- 2.1. Типовая последовательность выполнения работы.
- 2.2. Процесс моделирования работы узлов средствами пакета Quartus II
- Работа в редакторе временных диаграмм
- III. Создание программ, описывающих автоматы
- Рекомендованные номера контактов для проекта
- 3.2. Таблица соединений платы Cyclone II Starter Board.