logo
МПТ_L_к

7.2. Структурна схема мікроконтролера кр1816ве51 та призначення складових

Основу структурної схеми МП ВЕ51 (рис.. 7.1) утворюють внутрішня

двонаправлена 8-бітна шина, яка зв’язує між собою основні вузли та пристрої: резидентну пам’ять, АЛП, блок регістрів спеціальних функцій, пристрій

керування та порти вводу/виводу.

Програміст, який розробляє програмне забезпечення МПС на мові

асемблеру, розглядає МП в вигляді наступних програмно доступних елементів: постійної пам’яті програми РПП, лічильника команд СК(РС); банку регістрів оперативної памяті (регістри памяті даних РПД, вони є регістрами загального призначення РЗП) , регістру бітів умов (стану) процесора PSW та регістрів портів , стеку або показника стеку SP, системи переривань та системи команд.

МП ВЕ51 має в своєму складі 8-ми розрядний регістр-акумулятор (А), буферні 8-ми розрядні регістри (Т1, Т2 та В), комбінаційну схему обробки байтів АЛП (АЛУ), банк резидентної пам’яті загального призначення ємністю 128 байт; резидентну EPROM ємністю , 8-ми розрядний регістр (стану) ознаки PSW; а також схему десяткової корекції (СДК), що дозволяє виконувати обробку даних в двійково-десятковій системі числення.